Detail publikace
Dependability Analysis of Fault Tolerant Systems Based on Partial Dynamic Reconfiguration Implemented into FPGA
Straka Martin, Ing., Ph.D.
Mičulka Lukáš, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
dependability, reliability, model, FPGA, fault tolerant system, architecture, reconfiguration
V tomto příspěvku je prezentována spolehlivostní analýza systémů odolných proti poruchám v FPGA obvodech založených na konfigurační paměti SRAM. Jsou prezentovány odolné architektury, které využívají technik replikace funkčních jednotek, které jsou doplněny o přídavné diagnostické vybavení. Jako mechanizmus opravy je použita částečná dynamická rekonfigurace. Do konfigurační paměti FPGA jsou injektovány poruchy typu SEU a je zkoumáno, kolik SEU ovlivní funkcionalitu architektur a jaké je pokrytí poruch. Následně, Markovský spolehlivostní model je sestrojen a z něj jsou stanoveny některé důležité spolehlivostní parametry.
@inproceedings{BUT96980,
author="Jan {Kaštil} and Martin {Straka} and Lukáš {Mičulka} and Zdeněk {Kotásek}",
title="Dependability Analysis of Fault Tolerant Systems Based on Partial Dynamic Reconfiguration Implemented into FPGA",
booktitle="15th Euromicro Conference on Digital System Design: Architectures, Methods and Tools",
year="2012",
pages="250--257",
publisher="IEEE Computer Society",
address="Cesme-Izmir",
isbn="978-0-7695-4798-5",
url="https://www.fit.vut.cz/research/publication/10037/"
}