Detail publikace
Methodology for Increasing Reliability of FPGA Design via Partial Reconfiguration
KAŠTIL, J.; STRAKA, M.; KOTÁSEK, Z. Methodology for Increasing Reliability of FPGA Design via Partial Reconfiguration. The First Workshop on Manufacturable and Dependable Multicore Architectures at Nanoscale (MEDIAN'12). Annecy: Politecnico di Milano, 2012. p. 1-4.
Název česky
Metodologie pro návrh systémů s vysokou spolehlivostí do FPGA
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Kaštil Jan, Ing., Ph.D.
Straka Martin, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
Straka Martin, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
Klíčová slova
FPGA, částečná rekonfigurace, spolehlivost, redundance, hlídací obvod, SEU, řadič
Abstrakt
V příspěvku jsou prezentovány aktivity, které mají za cíl rozvíjet metodiku pro návrh systémů odolných proti poruchám do platformy FPGA. Metodika podporuje detekci a lokalizaci všech přechodných chyb v designu a opravném mechanismu, který je založen na principech částečné dynamické rekonfigurace čipu. Hlavní rysy metodiky jsou uvedeny v dokumentu.
Rok
2012
Strany
1–4
Sborník
The First Workshop on Manufacturable and Dependable Multicore Architectures at Nanoscale (MEDIAN'12)
Vydavatel
Politecnico di Milano
Místo
Annecy
BibTeX
@inproceedings{BUT91473,
author="Jan {Kaštil} and Martin {Straka} and Zdeněk {Kotásek}",
title="Methodology for Increasing Reliability of FPGA Design via Partial Reconfiguration",
booktitle="The First Workshop on Manufacturable and Dependable Multicore Architectures at Nanoscale (MEDIAN'12)",
year="2012",
pages="1--4",
publisher="Politecnico di Milano",
address="Annecy"
}