Detail publikace

Cascaded Stripe Memory Engines for Multi-Scale Object Detection in FPGA

MUSIL, P.; JURÁNEK, R.; MUSIL, M.; ZEMČÍK, P. Cascaded Stripe Memory Engines for Multi-Scale Object Detection in FPGA. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY, 2020, vol. 30, no. 1, p. 267-280. ISSN: 1051-8215.
Název česky
Kaskádová paměťová architektura pro detekci objektů různé velikosti ve videu v FPGA
Typ
článek v časopise
Jazyk
anglicky
Autoři
URL
Klíčová slova

Object Detection, AdaBoost, WaldBoost, Acceleration, FPGA

Abstrakt

V tomto článku popisujeme novou architekturu detekce objektů implementovanou v FPGA, založenou na metodě Stripe Memory Engine (SME). Navrženou architekturu porovnáváme se stavajícími řešeními a ukazujeme její výhody, které jsou vysoká propustnost a přesnost, škálovatelnost, relativně nízka spotřeba zdroju a nejlepší poměr zdrojů a propustnosti.

Rok
2020
Strany
267–280
Časopis
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY, roč. 30, č. 1, ISSN 1051-8215
DOI
UT WoS
000521641800022
EID Scopus
BibTeX
@article{BUT161413,
  author="Petr {Musil} and Roman {Juránek} and Martin {Musil} and Pavel {Zemčík}",
  title="Cascaded Stripe Memory Engines for Multi-Scale Object Detection in FPGA",
  journal="IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY",
  year="2020",
  volume="30",
  number="1",
  pages="267--280",
  doi="10.1109/TCSVT.2018.2886476",
  issn="1051-8215",
  url="https://ieeexplore.ieee.org/document/8573854"
}
Nahoru