Detail publikace

Evolutionary Design of Polymorphic Gates Using Ambipolar Transistors

NEVORAL, J.; RŮŽIČKA, R.; MRÁZEK, V. Evolutionary Design of Polymorphic Gates Using Ambipolar Transistors. In 2016 IEEE Symposium Series on Computational Intelligence. Athens: Institute of Electrical and Electronics Engineers, 2016. p. 1-8. ISBN: 978-1-5090-4240-1.
Název česky
Evoluční návrh polymorfních hradel pomocí ambipolárních tranzistorů
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
URL
Klíčová slova

Polymorfní elektronika, polymorfní hradlo, ambipolární tranzistor, číslicový obvod, logickéhradlo, evoluční návrh, CGP

Abstrakt

Cílem článku je ukázat novou metodu pro návrhpolymorfních obvodů na tranzistorové úrovni, která je založena na evolučním přístupuvyužívajícím kartézské genetické programování. Pro rychlé a dostatečně přesnéohodnocení kandidátních řešení byl představen vlastní diskrétní simulátor.Popisovaná metoda pro návrh polymorfních obvodů byla testována na množiněpolymorfních hradel řízených záměnou napájecích přívodů. Ukázalo se, že jemetoda schopná navrhovat funkční řešení, která jsou sestavena ze stejného nebomenšího počtu ambipolárních tranzistorů než stejná dosud publikovaná hradla.Díky navržené metodě byla objevena i nová třída polymorfních hradel - hradlařízená záměnou napájecích přívodů sestavená pouze z MOSFET tranzistorů. Tatohradla mají pravděpodobně nejlepší parametry z dosud známých polymorfníchhradel vytvořených z konvenčních tranzistorů.

Rok
2016
Strany
1–8
Sborník
2016 IEEE Symposium Series on Computational Intelligence
Konference
IEEE Symposium Series on Computational Intelligence 2016, Athens, GR
ISBN
978-1-5090-4240-1
Vydavatel
Institute of Electrical and Electronics Engineers
Místo
Athens
DOI
UT WoS
000400488302083
EID Scopus
BibTeX
@inproceedings{BUT131009,
  author="Jan {Nevoral} and Richard {Růžička} and Vojtěch {Mrázek}",
  title="Evolutionary Design of Polymorphic Gates Using Ambipolar Transistors",
  booktitle="2016 IEEE Symposium Series on Computational Intelligence",
  year="2016",
  pages="1--8",
  publisher="Institute of Electrical and Electronics Engineers",
  address="Athens",
  doi="10.1109/SSCI.2016.7850177",
  isbn="978-1-5090-4240-1",
  url="http://ieeexplore.ieee.org/document/7850177/"
}
Nahoru