Detail publikace
Generátor paketů založený na FPGA
Přenosové rychlosti v současných páteřních sítích se pohybují v hodnotách desítek Gb/s. Zařízení pro takové počítačové sítě musejí být řádně testována na plné přenosové rychlosti. Tento požadavek však implikuje potřebu zařízení schopného přehrávat a/nebo generovat síťový provoz touto rychlostí. Tento článek popisuje originální architekturu generátoru paketů pro vysokorychlostní sítě, jenž je založen na platformě NetCOPE a rodině karet COMBOv2. Navrhované zařízení bude implementováno v FPGA čipu a umožní přehrávání a generování síťového provozu na plné rychlosti dvou síťových rozhraní s maximální přenosovou rychlostí 10 Gb/s. Vysílaný síťový provoz bude volitelně možné omezovat na základě přesných 64bitových časových značek. Tato možnost tak uživatelům dovolí provádět časové kritické experimenty vyžadující přesně definované mezipaketové mezery.
@inproceedings{BUT76468,
author="Jiří {Matoušek}",
title="Generátor paketů založený na FPGA",
booktitle="Proceedings of the 17th Conference STUDENT EEICT 2011",
year="2011",
pages="312--314",
publisher="Vysoké učení technické v Brně",
address="Brno",
isbn="978-80-214-4272-6",
url="http://www.feec.vutbr.cz/conf/EEICT/archiv/sborniky/EEICT_2011_sbornik/02-Magisterske%20projekty/10-Pocitacove%20systemy/07-xmatou06.pdf"
}