Detail publikace

Evolutionary Functional Recovery in Virtual Reconfigurable Circuits

SEKANINA, L. Evolutionary Functional Recovery in Virtual Reconfigurable Circuits. ACM Journal on Emerging Technologies in Computing Systems, 2007, vol. 3, no. 2, p. 1-22. ISSN: 1550-4832.
Název česky
Evolutionary Functional Recovery in Virtual Reconfigurable Circuits
Typ
článek v časopise
Jazyk
anglicky
Autoři
URL
Klíčová slova

hardware, logic design, reliability, reconfigurable circuit, evolutionary algorithm

Abstrakt

Virtuální rekonfigurovatelný obvod (VRC) je speciální rekonfigurovatelné zařízení vytvořené v běžném obvodě typu FPGA s cílem usnadnit implementaci vyvíjejících se obvodů. Zatímco rychlá parciální rekonfigurace a aplikačně specifické výpočetní elementy jsou výhodou VRC, jejich největší nevýhodou je velké množství zdrojů nutných k implementaci v FPGA. Tato studie ukazuje, jak použití VRC ovlivňuje spolehlivost vyvíjejících se systémů v FPGA. Ukazuje se, že tyto vyvíjející se systémy nejsou až tak náchylné k poruchám, jak by jejich vysoká implementační cena mohla evokovat. Evoluční algoritmus je použit pro návrh odolných obvodů a k obnovení činnosti obvodu při poruše. Všechny experimenty byly provedeny na modelech rekonfigurovatelných zařízení.

Rok
2007
Strany
1–22
Časopis
ACM Journal on Emerging Technologies in Computing Systems, roč. 3, č. 2, ISSN 1550-4832
BibTeX
@article{BUT45162,
  author="Lukáš {Sekanina}",
  title="Evolutionary Functional Recovery in Virtual Reconfigurable Circuits",
  journal="ACM Journal on Emerging Technologies in Computing Systems",
  year="2007",
  volume="3",
  number="2",
  pages="1--22",
  issn="1550-4832"
}
Nahoru