Detail publikace
Fault Tolerant Structure for SRAM-based FPGA via Partial Dynamic Reconfiguration
STRAKA, M.; KAŠTIL, J.; KOTÁSEK, Z. Fault Tolerant Structure for SRAM-based FPGA via Partial Dynamic Reconfiguration. 13th EUROMICRO Conference on Digital System Design, DSD'2010. Lille: IEEE Computer Society, 2010. p. 365-372. ISBN: 978-0-7695-4171-6.
Název česky
Struktura odolného systému pro SRAM FPGA s využitím částečné dynamické rekonfigurace
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Straka Martin, Ing., Ph.D.
Kaštil Jan, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
Kaštil Jan, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
Klíčová slova
systém odolný proti poruchám, rekonfigurace, řadič, FPGA, architektura
Abstrakt
V příspěvku je prezentován přístup pro vytváření spolehlivých systémů do SRAM FPGA ovvodů s využitím částečné dynamické rekonfigurace.
Rok
2010
Strany
365–372
Sborník
13th EUROMICRO Conference on Digital System Design, DSD'2010
ISBN
978-0-7695-4171-6
Vydavatel
IEEE Computer Society
Místo
Lille
BibTeX
@inproceedings{BUT34654,
author="Martin {Straka} and Jan {Kaštil} and Zdeněk {Kotásek}",
title="Fault Tolerant Structure for SRAM-based FPGA via Partial Dynamic Reconfiguration",
booktitle="13th EUROMICRO Conference on Digital System Design, DSD'2010",
year="2010",
pages="365--372",
publisher="IEEE Computer Society",
address="Lille",
isbn="978-0-7695-4171-6"
}