Detail publikace
Power Conscious RTL Test Scheduling
Kotásek Zdeněk, doc. Ing., CSc.
Herrman Tomáš, Ing., Ph.D.
Test scheduling, testable block, power consumption, test vectors reordering, integer linear programming
V příspěvku je představena metodologie pro RTL plánování testu se zohledněním příkonu. Metodologie využívá rozdělení analyzovaného obvodu (CUA) na testovatelné bloky (TB). CUA je namapován na technologickou knihovnu AMI a rozdělen na TB. Pro každý TB je pomocí komerčního nástroje vygenerována sekvence testovacích vektorů, které jsou dále přeskládány. Cílem je nalézt takovou posloupnost aplikace testovacích vektorů, při které bude redukována přepínací aktivita v obvodu. Pomocí ILP je naplánován výsledný test obvodu tak, aby bylo dosaženo co nejkratší délky testu a zároveň, aby nebyla překročená maximální dovolená hodnota příkonu.
@inproceedings{BUT30497,
author="Jaroslav {Škarvada} and Zdeněk {Kotásek} and Tomáš {Herrman}",
title="Power Conscious RTL Test Scheduling",
booktitle="Proceedings of 11th Euromicro Conference on Digital Systems Design Architectures, Methods and Tools",
year="2008",
pages="721--728",
publisher="IEEE Computer Society",
address="Los Alamitos",
isbn="978-0-7695-3277-6",
url="https://www.fit.vut.cz/research/publication/8700/"
}