Detail publikace
Automatizované mapování architektur s proměnným počtem výpočetních elementů
High-Level Sythesis, Design Space Exploration, FPGA technology, Approximate String Matching.
Architektury číslicových obvodů jsou často složeny z opakujících se elementů tvořených z výpočetních jednotek nebo paměťových bloků. Tyto výpočetní elementy jsou často organizovány do n-rozměrných polí nebo stromových struktur s cílem dosáhnout co nejvyšší výkonnosti. Proces automatizovaného mapování takovýchto architektur do čipů s omezeným množstvím zdrojů je komplikován řadou faktorů. Mezi ty hlavní patří zejména výpočet rozměrů architektury, způsob implementace dílčích částí architektury a případně výběr zdrojů, ze kterých budou složeny. Tento článek popisuje základní rámec metody pro automatizované mapování architektur složených z proměnného počtu výpočetních elementů. Navrhovaná metoda je experimentálně ověřena na příkladě obvodu pro hledání podobnosti dvou řetězců algoritmem Smith-Waterman a dosažené výsledky jsou porovnány s ostatními přístupy v této oblasti.
@inproceedings{BUT26074,
author="Tomáš {Martínek}",
title="Automatizované mapování architektur s proměnným počtem výpočetních elementů",
booktitle="Počítačové architektury a diagnostika 2007. Česko-slovenský seminář pro studenty doktorandského studia",
year="2007",
pages="77--83",
publisher="Západočeská univerzita v Plzni",
address="Plzeň",
isbn="978-80-7043-605-9"
}