Detail publikace

DSP and FPGA Based Raster Image Processing Architecture

BERAN, V.; GRANÁT, J.; HEROUT, A.; ZEMČÍK, P. DSP and FPGA Based Raster Image Processing Architecture. Proceedings of the Digital Technologies 2007 Workshop. Žilina: Zilina University Publisher, 2006. p. 1-6.
Název česky
Architektura pro zpracování rastrových obrázků v DSP a FPGA
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Klíčová slova

FPGA, DSP, configurable logical devices, image processing, raster graphics

Abstrakt

V článku je popsána navrhovaná a vytvářená architektura pro vestavěné (embedded) zpracování rastrových obrázků pomocí čipů FPGA a procesoru DSP. Čip FPGA je použit jako akcelerátor výpočetně náročných částí aplikací zpracování obrazu. Hlavní výhodou tohoto systému je nezávislý provoz, nízká spotřeba energie a dobrý poměr výkonu a ceny.

Vývoj aplikací pro systémy obsahující programovatelnou logiku a zároveň procesory je v mnoha případech obtížný. Tento článek se zabývá tímto faktem a navrhnuje nový systém pro vývoj aplikací určených pro tuto architekturu. Architektura je dále orientačně popsána z hardwarového a softwarového hlediska.

Rok
2006
Strany
1–6
Sborník
Proceedings of the Digital Technologies 2007 Workshop
Konference
Digitální technologie, Žilina, SK
Vydavatel
Zilina University Publisher
Místo
Žilina
BibTeX
@inproceedings{BUT22405,
  author="Vítězslav {Beran} and Jiří {Granát} and Adam {Herout} and Pavel {Zemčík}",
  title="DSP and FPGA Based Raster Image Processing Architecture",
  booktitle="Proceedings of the Digital Technologies 2007 Workshop",
  year="2006",
  pages="1--6",
  publisher="Zilina University Publisher",
  address="Žilina"
}
Nahoru