Detail publikace

Fault Tolerant CAN Bus Control System Implemented into FPGA

SZURMAN, K.; KAŠTIL, J.; STRAKA, M.; KOTÁSEK, Z. Fault Tolerant CAN Bus Control System Implemented into FPGA. IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems 2013. Karlovy Vary: IEEE Computer Society, 2013. p. 289-292. ISBN: 978-1-4673-6136-1.
Název česky
Řídicí systém sběrnice CAN jako systém odolný proti poruchám v FPGA
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Szurman Karel, Ing., Ph.D.
Kaštil Jan, Ing., Ph.D.
Straka Martin, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
Klíčová slova

CAN, sběrnice, CANAerospace, TMR, FPGA, SEU

Abstrakt

V příspěvku je popsaná implementace CAN sběrnice v FPGA s využitím protokolu CANAerospace. Řadič sběrnice je navržen jako systém odolný proti porchám a testován pomocí SEU injekce.

Rok
2013
Strany
289–292
Sborník
IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems 2013
Konference
IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems 2013, Karlovy Vary, CZ
ISBN
978-1-4673-6136-1
Vydavatel
IEEE Computer Society
Místo
Karlovy Vary
DOI
BibTeX
@inproceedings{BUT192877,
  author="Karel {Szurman} and Jan {Kaštil} and Martin {Straka} and Zdeněk {Kotásek}",
  title="Fault Tolerant CAN Bus Control System Implemented into FPGA",
  booktitle="IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems 2013",
  year="2013",
  pages="289--292",
  publisher="IEEE Computer Society",
  address="Karlovy Vary",
  doi="10.1109/DDECS.2013.6549837",
  isbn="978-1-4673-6136-1"
}
Nahoru