Detail publikace

Towards Beneficial Hardware Acceleration in HAVEN: Evaluation of Testbed Architectures

ZACHARIÁŠOVÁ, M.; LENGÁL, O. Towards Beneficial Hardware Acceleration in HAVEN: Evaluation of Testbed Architectures. Lecture Notes in Computer Science, 2012, vol. 2013, no. 7857, p. 266-273. ISSN: 0302-9743.
Název česky
Hardwarová akcelerace v rámci HAVEN: Vyhodnocení různých architektur
Typ
článek v časopise
Jazyk
anglicky
Autoři
Klíčová slova

funkční verifikace, HAVEN, hardwarová akcelerace, FPGA

Abstrakt

Funkční verifikace je jednou z nejrozšířenějších technik pro ověření korektnosti hardwarového systému vzhledem k jeho specifikaci. Složitost moderních počítačových systému rapidně roste a v současnosti je nalezení vhodné akcelerační techniky pro proces verifikace velkou výzvou. Technická správa  prezentuje různé architektury rámce HAVEN, který je volně dostupnou a otevřenou verifikační platformu, která využívá FPGA technologii pro akceleraci verifikačních běhů. Navržené architektury umožňují krok za krokem přesouvat komponenty softwarového verifikačního prostředí do FPGA a tak dosahovat různé stupně akcelerace ale na úkor stráty pohodlí při ladení chyb jak je tomu v simulátoru. Naše experimenty ukazují, že stupeň akcelerace čistě hardwarové verifikační architektury HAVENu umožňuje více než 100 000 násobné urychlení oproti běhu verifikace v čistě softwarové architektuře HAVENu.

Rok
2012
Strany
266–273
Časopis
Lecture Notes in Computer Science, roč. 2013, č. 7857, ISSN 0302-9743
BibTeX
@article{BUT192855,
  author="Marcela {Zachariášová} and Ondřej {Lengál}",
  title="Towards Beneficial Hardware Acceleration in HAVEN: Evaluation of Testbed Architectures",
  journal="Lecture Notes in Computer Science",
  year="2012",
  volume="2013",
  number="7857",
  pages="266--273",
  issn="0302-9743"
}
Nahoru