Detail publikace
Iterative Algorithm for Multidimensional Pareto Frontiers Intersection Determination
Čekan Ondřej, Ing., Ph.D. (UFYZ)
Krčma Martin, Ing., Ph.D. (UFYZ)
Burget Radek, doc. Ing., Ph.D. (UIFS)
Hruška Tomáš, prof. Ing., CSc. (UIFS)
Kotásek Zdeněk, doc. Ing., CSc.
Pareto fronta, optimalizace procesoru, ASIP
Procesor je základní stavební prvek většiny vestavěných systémů. Důraz není kladen jen na výkon, ale také na malé rozměry a nízkou spotřebu. Procesory s aplikačně specifickou instrukční sadou představují řešení díky jejich možné konfigurovatelnosti a možnosti optimalizace pro vybranou aplikaci. Na základě ohodnocení jednotlivých konfigurací lze sestavit Pareto frontu optimálních řešení. V tomto článku je představena nová metoda pro slučování Pareto front, což umožní optimalizovat procesor pro skupinu aplikací, nejen pro jednu aplikaci. Představeno je také experimentální vyhodnocení nové metody s využitím modelu procesoru RISC-V. Ukázalo se, že nová metoda dosahuje lepších výsledků než dříve prezentované metody.
@inproceedings{BUT162659,
author="Jakub {Podivínský} and Ondřej {Čekan} and Martin {Krčma} and Radek {Burget} and Tomáš {Hruška} and Zdeněk {Kotásek}",
title="Iterative Algorithm for Multidimensional Pareto Frontiers Intersection Determination",
booktitle="2020 IEEE 11th Latin American Symposium on Circuits & Systems (LASCAS)",
year="2020",
pages="1--4",
publisher="IEEE Circuits and Systems Society",
address="San José",
doi="10.1109/LASCAS45839.2020.9068954",
isbn="978-1-7281-3427-7",
url="https://www.fit.vut.cz/research/publication/12081/"
}