Detail publikace

A Framework for Optimizing a Processor to Selected Application

PODIVÍNSKÝ, J.; ČEKAN, O.; KRČMA, M.; BURGET, R.; HRUŠKA, T.; KOTÁSEK, Z. A Framework for Optimizing a Processor to Selected Application. In Proceedings of IEEE East-West Design & Test Symposium. Kazan: IEEE Computer Society, 2018. p. 564-574. ISBN: 978-1-5386-5710-2.
Název česky
Rámec pro optimalizaci procesorů pro zvolenou aplikaci
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Klíčová slova

Optimalizace procesoru, ASIP, Codasip Studio, vestavěný systém, RISC-V

Abstrakt

Procesory hrají důležitou roli téměř ve všech elektronických systémech. Použití obecných procesorů nemusí být vhodné pro specifickou aplikaci. Pro specifické aplikace se pužívají procesory s aplikačně specifickou instruční sadou (ASIP). Tento článek je zaměřen na optimalizaci ASIP procesorů pro zvolnou aplikaci pomocí modifikace variabilních parametrů (počet registrů, velikost cache paměti atd.). Článek představuje implementovaný nástroj, který je schopen otimalizovat zvolenou aplikaci z hlediska rychlosti, plochy a příkonu. Nástroj umožňuje použít různé optimalizační algoritmy. Pro vyhodnocování jednotlivých konfigurací je použit nástroj Codasip Studio. Experimenty jsou prováděny s procesorem typu RISC-V.

Rok
2018
Strany
564–574
Sborník
Proceedings of IEEE East-West Design & Test Symposium
ISBN
978-1-5386-5710-2
Vydavatel
IEEE Computer Society
Místo
Kazan
DOI
UT WoS
000517795800076
EID Scopus
BibTeX
@inproceedings{BUT155019,
  author="Jakub {Podivínský} and Ondřej {Čekan} and Martin {Krčma} and Radek {Burget} and Tomáš {Hruška} and Zdeněk {Kotásek}",
  title="A Framework for Optimizing a Processor to Selected Application",
  booktitle="Proceedings of IEEE East-West Design & Test Symposium",
  year="2018",
  pages="564--574",
  publisher="IEEE Computer Society",
  address="Kazan",
  doi="10.1109/EWDTS.2018.8524733",
  isbn="978-1-5386-5710-2",
  url="https://www.fit.vut.cz/research/publication/11689/"
}
Nahoru