Detail publikace
Systémy odolné proti poruchám - metodika návrhu řadiče rekonfigurace
Řadič rekonfigurace, systémy odolné proti poruchám, částečná dynamická rekonfigurace, FPGA.
Pro kritické nejen řídicí systémy je výskyt poruch velice nežádoucí záležitostí. Obzvláště pokud by mohlo dojít k újmě na zdraví nebo finančním ztrátám. Proto se rozvíjely techniky známé pod názvem systémy odolné proti poruchám. Pro zotavování z poruch je obzvláště výhodné využít rekonfigurace. Platformou schopnou rekonfigurace pro návrh a implementaci obvodů je FPGA. Pro zajištění opravy obvodu v FPGA pomocí rekonfigurace je velice výhodné využít řadič částečné dynamické rekonfigurace tedy speciální přidanou komponentu. Dále je žádoucí, aby i řadič byl odolný proti poruchám, obzvláště když bude umístěn na stejném FPGA. Právě návrhem tohoto řadiče a vypracováním příslušných kritérií se bude zabývat metodika, která bude také tématem disertační práce.
@inproceedings{BUT144458,
author="Richard {Pánek}",
title="Systémy odolné proti poruchám - metodika návrhu řadiče rekonfigurace",
booktitle="Počítačové architektury & diagnostika 2017",
year="2017",
pages="24--27",
publisher="Slovenská technická univerzita v Bratislavě",
address="Smolenice",
isbn="978-80-972784-0-3",
url="https://www.fit.vut.cz/research/publication/11480/"
}