Detail publikace
Towards a State Synchronization Methodology for Recovery Process after Partial Reconfiguration of Fault Tolerant Systems
Mičulka Lukáš, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
state synchronization, recovery, partial dynamic reconfiguration, fault tolerance, FPGA
Článek popisuje základní body nové metodiky pro návrh, implementaci a klasifikaci metod pro synchronizaci stavu systému odolného proti poruchám implementovaném na SRAM FPGA po jeho opravě pomocí částečné dynamické rekonfigurace. Jsou definovány základní body, které musí každá metoda splňovat. Dále jsou popsány dynamické a statické parametry, které mohou ovlivňovat cílový systém, pro který je synchronizace navržena. Dále je popsána obecná architektura pro implementaci synchronizace do systému odolného proti poruchám. Základní principy metodiky jsou ověřeny na implementaci synchronizace pro rekonfigurovatelný řídicí systém CAN sběrnice.
@inproceedings{BUT111682,
author="Karel {Szurman} and Lukáš {Mičulka} and Zdeněk {Kotásek}",
title="Towards a State Synchronization Methodology for Recovery Process after Partial Reconfiguration of Fault Tolerant Systems",
booktitle="9th IEEE International Conference on Computer Engineering and Systems",
year="2014",
pages="231--236",
publisher="IEEE Computer Society",
address="Káhira",
doi="10.1109/ICCES.2014.7030963",
isbn="978-1-4799-6594-6"
}