Detail publikace
State Synchronization after Partial Reconfiguration of Fault Tolerant CAN Bus Control System
Mičulka Lukáš, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
state synchronization, recovery, partial dynamic reconfiguration, fault tolerance, FPGA, triple modular redundancy, CAN bus control system
Článek se zabývá problémem synchronizace stavu systému odolného proti poruchám, implementovaného na platformě SRAM FPGA, po opravě vzniklé poruchy. Systémy odolné proti poruchám často využívají HW redundanci pro zvýšení spolehlivosti systému a částečnou dynamickou rekonfiguraci FPGA pro opravu části konfigurační paměti s kopií chráněného obvodu, ve které byla detekována porucha. V článku je popsán implementovány spolehlivý systém integrující dříve vyvinutý řadič rekonfigurace a řídicí systém CAN sběrnice. Dále je navržena obecná architektura pro synchronizaci a popsány implementované metody pro synchronizaci stavu daného spolehlivého systému po rekonfiguraci.
@inproceedings{BUT111642,
author="Karel {Szurman} and Lukáš {Mičulka} and Zdeněk {Kotásek}",
title="State Synchronization after Partial Reconfiguration of Fault Tolerant CAN Bus Control System",
booktitle="17th Euromicro Conference on Digital Systems Design",
year="2014",
pages="704--707",
publisher="IEEE Computer Society",
address="Verona",
doi="10.1109/DSD.2014.103",
isbn="978-1-4799-5793-4"
}