Detail publikace

Generic Partial Dynamic Reconfiguration Controller for Transient and Permanent Fault Mitigation in Fault Tolerant Systems Implemented Into FPGA

KOTÁSEK, Z.; MIČULKA, L. Generic Partial Dynamic Reconfiguration Controller for Transient and Permanent Fault Mitigation in Fault Tolerant Systems Implemented Into FPGA. In 17th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. Warszawa: IEEE Computer Society, 2014. p. 171-174. ISBN: 978-0-7695-5074-9.
Název česky
Řadič částečné dynamické rekonfigurace pro opravu přechodných a trvalých poruch v systémech odolných proti poruchám v FPGA
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Kotásek Zdeněk, doc. Ing., CSc.
Mičulka Lukáš, Ing., Ph.D.
Klíčová slova

reconfiguration controller, partial dynamic reconfiguration, relocation, synchronization, limited redundant space

Abstrakt

Tento článek prezentuje jednoduchý generický řadič pro řízení částečné dynamické rekonfigurace při opravě poškozených částí systému po výskytu přechodné nebo trvalé poruchy. Princip opravy vychází z technik dříve prezentovaných v naší metodologii. Je zde prezentován návrh, implementace a výsledky syntézi spolu s porovnáním s jiným řešením.

Rok
2014
Strany
171–174
Sborník
17th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems
ISBN
978-0-7695-5074-9
Vydavatel
IEEE Computer Society
Místo
Warszawa
DOI
UT WoS
000346734200034
EID Scopus
BibTeX
@inproceedings{BUT111542,
  author="Zdeněk {Kotásek} and Lukáš {Mičulka}",
  title="Generic Partial Dynamic Reconfiguration Controller for Transient and Permanent Fault Mitigation in Fault Tolerant Systems Implemented Into FPGA",
  booktitle="17th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems",
  year="2014",
  pages="171--174",
  publisher="IEEE Computer Society",
  address="Warszawa",
  doi="10.1109/DDECS.2014.6868784",
  isbn="978-0-7695-5074-9"
}
Nahoru