Detail publikace
Methodology for Fault Tolerant System Design Based on FPGA Into Limited Redundant Area
MIČULKA, L.; STRAKA, M.; KOTÁSEK, Z. Methodology for Fault Tolerant System Design Based on FPGA Into Limited Redundant Area. 16th Euromicro Conference on Digital System Design: Architectures, Methods and Tools. Santander: IEEE Computer Society, 2013. p. 227-234. ISBN: 978-0-7695-5074-9.
Název česky
Metodologie pro návrh systému odolných proti poruchám do omezeného implementačního prostoru v FPGA
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Mičulka Lukáš, Ing., Ph.D.
Straka Martin, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
Straka Martin, Ing., Ph.D.
Kotásek Zdeněk, doc. Ing., CSc.
Klíčová slova
methodology, partial dynamic reconfiguration, relocation, synchronization, limited redundant space
Abstrakt
Článek představuje navrženou metodologii pro návrh systémů odolných proti poruchám v FPGA schopnou ochránit systém před projevy přechodných a trvalých poruch. Oprava přechodné poruchy je prováděna částečnou dynamickou rekonfigurací. Oprava omezeného počtu trvalých poruch je založena na použití odolných architektur využívající menší množství zdrojů než předchozí použité. Vadná část FPGA tak není dále využívána. Tato technika je založena na použití předkompilovaných konfigurací uložených v externí paměti. Pro snížení paměťových nároků pro uložení konfiguračních bitových posloupností je použita technika relokace.
Rok
2013
Strany
227–234
Sborník
16th Euromicro Conference on Digital System Design: Architectures, Methods and Tools
ISBN
978-0-7695-5074-9
Vydavatel
IEEE Computer Society
Místo
Santander
BibTeX
@inproceedings{BUT103518,
author="Lukáš {Mičulka} and Martin {Straka} and Zdeněk {Kotásek}",
title="Methodology for Fault Tolerant System Design Based on FPGA Into Limited Redundant Area",
booktitle="16th Euromicro Conference on Digital System Design: Architectures, Methods and Tools",
year="2013",
pages="227--234",
publisher="IEEE Computer Society",
address="Santander",
isbn="978-0-7695-5074-9"
}