Detail publikace

Approximate Circuit Design by Means of Evolvable Hardware

SEKANINA, L.; VAŠÍČEK, Z. Approximate Circuit Design by Means of Evolvable Hardware. In 2013 IEEE International Conference on Evolvable Systems (ICES). Proceedings of the 2013 IEEE Symposium Series on Computational Intelligence (SSCI). Singapur: IEEE Computer Society, 2013. p. 21-28. ISBN: 978-1-4673-5847-7.
Název česky
Návrh přibližně počítajících obvodů pomocí Evolvable Hardware
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Klíčová slova

approximate circuit, evolutionary design, multiplier, adder

Abstrakt

Tento článek se zabývá evolučním návrhem přibližně počítajících číslicových obvodů. Jedná se o třídu obvodů, které jsou charakteristické tím, že není vyžadována striktní funkční ekvivalence mezi specifikací a výslednou implementací. Cílem je získat takový obvod, který má oproti plně funkční variantě výhodnější parametry jako je např. spotřeba nebo plocha na čipu. Článek prezentuje výsledky z oblasti návrhu číslicových obvodů na úrovni hradel. 

Rok
2013
Strany
21–28
Sborník
2013 IEEE International Conference on Evolvable Systems (ICES)
Řada
Proceedings of the 2013 IEEE Symposium Series on Computational Intelligence (SSCI)
ISBN
978-1-4673-5847-7
Vydavatel
IEEE Computer Society
Místo
Singapur
DOI
EID Scopus
BibTeX
@inproceedings{BUT103438,
  author="Lukáš {Sekanina} and Zdeněk {Vašíček}",
  title="Approximate Circuit Design by Means of Evolvable Hardware",
  booktitle="2013 IEEE International Conference on Evolvable Systems (ICES)",
  year="2013",
  series="Proceedings of the 2013 IEEE Symposium Series on Computational Intelligence (SSCI)",
  pages="21--28",
  publisher="IEEE Computer Society",
  address="Singapur",
  doi="10.1109/ICES.2013.6613278",
  isbn="978-1-4673-5847-7",
  url="https://www.fit.vut.cz/research/publication/10198/"
}
Nahoru