Detail publikace
Self-Reconfigurable Evolvable Hardware System for Adaptive Image Processing
Otero Andres
Mora Javier
De la Torre Eduardo
Riesgo Teresa
Sekanina Lukáš, prof. Ing., Ph.D. (UPSY)
evolutionary computing, genetic algorithms, evolvable hardware, FPGAs, self-adaptive systems, reconfigurable hardware, adaptable architectures, autonomous systems
Článek popisuje vyvíjející se systém, plně integrovaný v FPGA, který dovoluje autonomně generovat číslicové obvody sestavené v poli procesních elementů (PE). Kandidátní obvody jsou vytvářeny vestavěným evolučním algoritmem s využitím mechanismu dynamické částečné rekonfigurace. Pole PE je systolické a optimalizované pro danou třídu problémů - filtrace obrazu a detekce hran. Evolučně vytvořené filtry dosahují lepších parametrů než klasické lineární a nelineární filtry používané v této oblasti. Iterační využití filtrů vede ke zlepšení kvality filtrace. Systém jako celek je dalším krokem k plně autonomním adaptivním systémům.
@article{BUT103423,
author="Ruben {Salvador} and Andres {Otero} and Javier {Mora} and Eduardo {De la Torre} and Teresa {Riesgo} and Lukáš {Sekanina}",
title="Self-Reconfigurable Evolvable Hardware System for Adaptive Image Processing",
journal="IEEE TRANSACTIONS ON COMPUTERS",
year="2013",
volume="62",
number="8",
pages="1481--1493",
doi="10.1109/TC.2013.78",
issn="0018-9340"
}