Detail publikace
Cascaded Stripe Memory Engines for Multi-Scale Object Detection in FPGA
MUSIL Petr, JURÁNEK Roman, MUSIL Martin a ZEMČÍK Pavel. Cascaded Stripe Memory Engines for Multi-Scale Object Detection in FPGA. IEEE Transactions on Circuits and Systems for Video Technology, roč. 30, č. 1, 2020, s. 267-280. ISSN 1051-8215. Dostupné z: https://ieeexplore.ieee.org/document/8573854
Název česky
Kaskádová paměťová architektura pro detekci objektů různé velikosti ve videu v FPGA
Typ
článek v časopise
Jazyk
angličtina
Autoři
Musil Petr, Ing., Ph.D. (UPGM FIT VUT)
Juránek Roman, Ing., Ph.D. (UPGM FIT VUT)
Musil Martin, Ing., Ph.D. (UPGM FIT VUT)
Zemčík Pavel, prof. Dr. Ing. (UPGM FIT VUT)
Juránek Roman, Ing., Ph.D. (UPGM FIT VUT)
Musil Martin, Ing., Ph.D. (UPGM FIT VUT)
Zemčík Pavel, prof. Dr. Ing. (UPGM FIT VUT)
URL
Abstrakt
V tomto článku popisujeme novou architekturu detekce objektů implementovanou v FPGA, založenou na metodě Stripe Memory Engine (SME). Navrženou architekturu porovnáváme se stavajícími řešeními a ukazujeme její výhody, které jsou vysoká propustnost a přesnost, škálovatelnost, relativně nízka spotřeba zdroju a nejlepší poměr zdrojů a propustnosti.
Rok
2020
Strany
267-280
Časopis
IEEE Transactions on Circuits and Systems for Video Technology, roč. 30, č. 1, ISSN 1051-8215
Vydavatel
IEEE Circuits and Systems Society
DOI
UT WoS
000521641800022
EID Scopus
BibTeX
@ARTICLE{FITPUB11896, author = "Petr Musil and Roman Jur\'{a}nek and Martin Musil and Pavel Zem\v{c}\'{i}k", title = "Cascaded Stripe Memory Engines for Multi-Scale Object Detection in FPGA", pages = "267--280", journal = "IEEE Transactions on Circuits and Systems for Video Technology", volume = 30, number = 1, year = 2020, ISSN = "1051-8215", doi = "10.1109/TCSVT.2018.2886476", language = "english", url = "https://www.fit.vut.cz/research/publication/11896" }